首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > SI5315-EVB 时钟多路复用器参考设计

SI5315-EVB 时钟多路复用器参考设计

资 源 简 介

说明 SI5315-EVB,Si5315的评估板是抖动衰减时钟乘法器,用于Gb和10G同步以太网,SONET / SDH和PDH(T1 / E1)应用。 Si5315接受范围为8 kHz至644.53 MHz的双时钟输入,并生成两个范围为8 kHz至644.53 MHz的等倍时钟输出。输入时钟频率和时钟倍频比可以从流行的SyncE和T1 / E1速率表中选择。 Si5315基于第三代DSPLL技术,可在高度集成的PLL解决方案中提供任何速率的频率合成和抖动衰减,从而无需外部VCXO和环路滤波器组件 主要特色 工作频率 0.008至644.53 MHz
VIP VIP