首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > 时序分析和时序约束的基本概念详细说明

时序分析和时序约束的基本概念详细说明

  • 资源大小:0.38 MB
  • 上传时间:2021-07-12
  • 下载次数:0次
  • 浏览次数:44次
  • 资源积分:1积分
  • 标      签: 时序分析 寄存器 fpga

资 源 简 介

时序分析时FPGA设计中永恒的话题,也是FPGA开发人员设计进阶的必由之路。慢慢来,先介绍时序分析中的一些基本概念。1.时钟相关时钟的时序特性主要分为抖动(Jitter)、偏移(Skew)、占空比失真(DutyCycleDistorTIon)3点。对于低速设计,基本不用考虑这些特征;对于高速设计,由于时钟本身的原因造成的时序问题很普遍,因此必须关注。1.时钟抖动(clockjitter)理想的时钟信号应该是理想的方波,但是现实中的时钟的边沿变化不可能是瞬变的,它有个从低到高/从高到低的变化过程,如图1所示。常见的抖动参数有3种:周期抖动(PeriodJitter):周期抖动率(PeriodJitter)测量时钟输出传输偏离其理想位置的最大偏离。PeriodJitter代表周期差抖动的上下边界。
VIP VIP