首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > 带计时功能区分主干道的交通信号的设计资料说明

带计时功能区分主干道的交通信号的设计资料说明

  • 资源大小:0.20 MB
  • 上传时间:2021-11-10
  • 下载次数:0次
  • 浏览次数:85次
  • 资源积分:1积分
  • 标      签: 计时器 交通灯 Verilog fpga

资 源 简 介

Verilog HDL作为一种规范的硬件描述语言,被广泛应用于电路的设计中。它的设计描述可被不同的工具所支持,可用不同器件来实现。利用Verilog HDL语言自顶向下的设计方法设计交通灯控制系统,使其实现道路交通的正常运转,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Quartus2完成综合、仿真。此程序通过下载到DE2开发板后,可应用于实际的交通灯控制系统中。   Verilog HDL是一种硬件描述语言(HDL:Hardware Description Language),以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。 Verilog HDL和VHDL是世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由Gateway Design AutomaTIon公司(该公司于1989年被Cadence公司收购)开发。两种HDL均为IEEE标准。   Quartus II 是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware DescripTIon Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。Quartus II可以在XP、Linux以及Unix上使用,除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。   Quartus II支持Altera的IP核,包含了LPM/MegaFuncTIon宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。 此外,Quartus II 通过和DSP Builder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。   二、任务功能   交通灯设计   基本要求:(1)设计一个交通红绿灯。要求分主干道和支干道,每条道上安装红(主:R,支:r)绿(主:G,支:g)黄(主:Y,支:y)三种颜色灯,由四种状态自动循环构成;   (2)在交通灯处在不同的状态时,设计一个计时器以倒计时方式显示计时,主干道上绿灯亮30S,支干道上绿灯亮20S。每个干道上,在绿灯转为红灯时,要求黄灯先亮5S。   在完成基本要求的基础上,可进一步增加功能、提高性能,如绿灯亮的时间可调。   三.设计方案论证   1.工作原理:   城市十字交叉路口红绿灯控制系统主要负责控制主干道走向和从干道走向的红绿灯的状态和转换顺序,关键是各个状态之间的转换和进行适当的时间延时,正是基于以上考虑,采用如下设计:   S0:当主干道走向的绿灯亮时,从干道走向的红灯亮,并保持30s   S1:当主干道走向的黄灯亮时,从干道走向的黄灯亮,并保持5s   S2:当主干道走向的红灯亮时,从干道走向的绿灯亮,并保持20s   S3:当主干道走向的黄灯亮时,从干道走向的黄灯亮,并保持5s   在S3结束后又回到(1)状态,并周期重复进行。
VIP VIP