首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > AD采集与控制系统FPGA程序及设计总结

AD采集与控制系统FPGA程序及设计总结

  • 资源大小:68 KB
  • 上传时间:2021-10-06
  • 下载次数:0次
  • 浏览次数:30次
  • 资源积分:1积分
  • 标      签: AD采集 控制系统 FPGA

资 源 简 介

模拟量经AD采集后转换为数字量显示,并通过数码管等显示,控制部分通过判断数字量代表的十进制大小分别做出相应处理,控制其他动作。   AD采集过程:   AD采集过程采用有限状态机编写,分为初始状态s0,s1-开始转换,s2-转换输出。   根据AD时序图可以知道,s0状态时片选CS=1,读写控制端WR=1,RD=1,转换结束指示端INTR=1。
VIP VIP