首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 通信网络 > 基于RocketIO的高速串行协议设计与实现

基于RocketIO的高速串行协议设计与实现

  • 资源大小:176 K
  • 上传时间:2021-04-28
  • 下载次数:0次
  • 浏览次数:31次
  • 资源积分:1积分
  • 标      签: RocketIO 高速串行 协议设计

资 源 简 介

采用Xilinx 公司Virtex- II Pro 系列FPGA 内嵌得SERDES 模块———RocketIO 作为高速串行协议的物理层, 利用其8B/10B的编解码和串化、解串功能, 实现了两板间基于数据帧的简单高速串行传输, 并在ISE 环境中对整个协议进行了仿真, 当系统频率为100MHz, 串行速率在2Gbps 时, 在验证板上用chipscope 抓取的数据表明能够实现两板间数据的高速无误串行传输。关键词: RocketIO;高速串行传输;SERDES;协议
VIP VIP