首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > 高速PCB中的阻抗匹配

高速PCB中的阻抗匹配

  • 资源大小:0.22 MB
  • 上传时间:2021-10-03
  • 下载次数:0次
  • 浏览次数:26次
  • 资源积分:1积分
  • 标      签: 嵌入式 pcb

资 源 简 介

阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。在高速 PCB 设计中,阻抗的匹配与否关系到信号的质量优劣。PCB 走线什么时候需要做阻抗匹配?   不主要看频率,而关键是看信号的边沿陡峭程度,即信号的上升/下降时间,一般认为如果信号的上升/下降时间(按 10%~90%计)小于 6 倍导线延时,就是高速信号,必须注意阻抗匹配的问题。导线延时一般取值为 150ps/inch。特征阻抗   信号沿传输线传播过程当中,如果传输线上各处具有一致的信号传播速度,并且单位长度上的电容也一样,那么信号在传播过程中总是看到完全一致的瞬间阻抗。由于在整个传输线上阻抗维持恒定不变,我们给出一个特定的名称,来表示特定的传输线的这种特征或者是特性,称之为该传输线的特征阻抗。特征阻是指信号沿传输线传播时,信号看到的瞬间阻抗的值。特征阻抗与 PCB 导线所在的板层、PCB 所用的材质(介电常数)、走线宽度、导线与平面的距离等因素有关,与走线长度无关。特征阻抗可以使用软件计算。高速 PCB 布线中,一般把数字信号的走线阻抗设计为 50 欧姆,这是个大约的数字。一般规定同轴电缆基50 欧姆,频带 75 欧姆,对绞线(差分)为 100 欧
VIP VIP