首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > FPGA的发展概述和设计资料说明

FPGA的发展概述和设计资料说明

  • 资源大小:3.66 MB
  • 上传时间:2021-09-17
  • 下载次数:0次
  • 浏览次数:23次
  • 资源积分:1积分
  • 标      签: fifo RAM fpga

资 源 简 介

处理流程输入数据流通过“输入数据选择单元”将数据流等时分配到两个数据缓冲区,数据缓冲模块可以为仼何存储模块,比较常用的存储单元为双口RAM(DPRAMˆ单口RAM(SPRAM)、FIFO等在第1个缓冲周期,将输入的数据流缓存到“数据缓冲模块1冫在第2个缓冲周期,通过“输入数据选择单元″的切换,将输入的数据流缓存到“数据缓冲模块2″,同时将“数据绶沖模块1″缓存的第1个周期数据通过“输入数据选择单元”的选择,送到“数据流运算处理模块″进行运算处理;在第3个缓冲周期通过输入数据选择单元″的再次切换,将输入的数据流缓存到“数据缓冲模块1″,同时将¨数据缓冲模块∂″缓存的第2个周期的数据通过“输λ数据选择单元″切换,送到“数据流运算处理模块″迸行运算处理。如此循环。优点经过缓冲的数据流没有时间停顿,常常应用于流水线式算法节约缓冲区空间低速模块处理高速数据流
VIP VIP