首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > FPGA的常用电平标准

FPGA的常用电平标准

  • 资源大小:0.16 MB
  • 上传时间:2021-09-09
  • 下载次数:0次
  • 浏览次数:66次
  • 资源积分:1积分
  • 标      签: RS232 CMOS fpga

资 源 简 介

现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。TTL:Transistor-TransistorLogic三极管结构。Vcc:5V;VOH》=2.4V;VOL《=0.5V;VIH》=2V;VIL《=0.8V。因为2.4V与5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。所以后来就把一部分“砍”掉了。也就是后面的LVTTL。LVTTL又分3.3V、2.5V以及更低电压的LVTTL(LowVoltageTTL)。3.3VLVTTL:Vcc:3.3V;VOH》=2.4V;VOL《=0.4V;VIH》=2V;VIL《=0.8V。2.5VLVTTL:Vcc:2.5V;VOH》=2.0V;VOL《=0.2V;VIH》=1.7V;VIL《=0.7V。更低的LVTTL不常用就先不讲了。多用在处理器等高速芯片,使用时查看芯片手册就OK了。TTL使用注意:TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻;TTL电平输入脚悬空时是内部认为是高电平。要下拉的话应用1k以下电阻下拉。TTL输出不能驱动CMOS输入。
VIP VIP