首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > XC2C64A CoolRunner-II CPLD的数据手册免费下载

XC2C64A CoolRunner-II CPLD的数据手册免费下载

  • 资源大小:0.30 MB
  • 上传时间:2021-08-31
  • 下载次数:0次
  • 浏览次数:33次
  • 资源积分:1积分
  • 标      签: 触发器 寄存器 cpld

资 源 简 介

CoolRunner II 64宏单元设备设计用于高性能和低功耗应用。这为高端通信设备节省了电能,为电池驱动的设备提供了高速电能。由于低功耗的备用和动态运行,提高了系统的整体可靠性。   该设备由四个功能块组成,通过低功耗高级互连矩阵(AIM)相互连接,AIM向每个功能块提供40个真输入和补输入。功能块由一个40×56的p-term pla和16个宏单元组成,这些宏单元包含许多允许组合或注册操作模式的配置位。   此外,这些寄存器可以全局复位或预设,并配置为D或T触发器或D锁存器。还有多个时钟信号,包括全局和本地产品术语类型,都是以每个宏单元为基础配置的。输出引脚配置包括转换速率限制、总线保持、上拉、开漏和可编程接地。施密特触发器输入在每个输入引脚的基础上可用。除了存储宏单元输出状态外,宏单元寄存器还可以配置为“直接输入”寄存器,以直接存储来自输入端的信号。   时钟可在全局或功能块基础上使用。所有功能块都有三个全局时钟作为同步时钟源。宏单元寄存器可以单独配置为通电至零或一个状态。全局设置/重置控制线也可用于在操作期间异步设置或重置所选寄存器。可以使用每个宏单元或每个功能块的产品术语来形成附加的本地时钟、同步时钟启用、异步设置/重置和输出启用信号。   在每个宏单元的基础上,还提供了双边缘触发器功能。此功能允许基于低频时钟的高性能同步操作,以帮助降低设备的总功耗。   CoolRunner II 64宏单元CPLD与标准LVTTL和LVCMOS18、LVCMOS25和LVCMOS33兼容(见表1)。该设备还与施密特触发器输入的使用兼容1.5V I/O。   另一个简化电压转换的功能是I/O存储。CoolRunner II 64A宏单元设备上有两个I/O存储库,允许轻松连接到3.3V、2.5V、1.8V和1.5V设备。
VIP VIP