首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > 数字钟的设计与仿真课程设计说明书

数字钟的设计与仿真课程设计说明书

  • 资源大小:530KB
  • 上传时间:2021-08-27
  • 下载次数:0次
  • 浏览次数:30次
  • 资源积分:1积分
  • 标      签: 555芯片 数字钟 74LS

资 源 简 介

摘要:数字钟是一种用数字显示秒、分、时、日的计时装置,与传统的机械钟相比,它具有走时准确,显示直观、无机械传动装置、具有更长的使用寿命,等优点,因而得到了广泛的应用、小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。数字电子钟由以下几部分组成:秒脉冲发生器;校时电路;六十进制秒、分计数器,二十四进制(或十二进制)计时计数器;秒、分、时的译码显示部分。可用中小集成电路组成电子钟,也可以利用专用的电子钟芯片配以显示电路及其所需要的外围电路组成电子钟,还可以利用单片机来实现电子钟。这些方法都各有其特点,其中利用单片机实现的电子钟具有编程灵活,以便于功能的扩展。本次课程设计是要通过简单的逻辑芯片实现数字电子钟。要点在于用555芯片连接输出为一秒的多谐振荡器用于时钟的秒脉冲,用74LS160、74LS00等连接成60和24进制的计数器,再通过数码管显示,构成简单数字时钟。   1 课程设计各模块的基本原理和选取   数字时钟电路是一个典型的数字电路系统,其由时、分、秒计数器以及校时和显示电路组成。其主要功能为计时、校时。利用60进制和24进制递增计数器子电路构成数字时钟系统,由2个60进制同步递增计数器完成秒、分计数,由1个24进制同步递增计数器完成小时计数。秒、分、时计数器分别都以两个74LS160同步级联而成,秒、分、时计数器之间采用异步级联的方式。开关K1和K2分别是控制时和分的校时开关。
VIP VIP