首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > 如何使用FPGA实现贪吃蛇游戏的设计

如何使用FPGA实现贪吃蛇游戏的设计

  • 资源大小:0.60 MB
  • 上传时间:2021-08-22
  • 下载次数:0次
  • 浏览次数:31次
  • 资源积分:1积分
  • 标      签: 计数器 寄存器 fpga

资 源 简 介

所以基本的设计思路就是通过计数器进行分频,按上述要求分别在行同步区或场同步区输出低电平,其它时刻为高电平,分别作为行同步信号和场同步信号。同时用计数器记录当前应该输出像素点的坐标值,从而能够从内存中读取相应像素值作为输出。在编程过程中由于verilog语言中的赋值语句是并行执行的,因此无法判断其赋值完成的先后顺序,所以需注意逻辑关系,使在赋值后能够得到正确的判断结果。其中,显存模块是为贪吃蛇设计专门设计的模块。设计中将屏幕(640,480)分为(2015的点阵,每个小方格为边长32像素的小方格。这样划分的原因是32是2的幂次,从显存中选择输出像素时只需要简单地取地址高5位即可,从而简化了逻辑。显存大小为300bit,仅仅保存该点是否有“元素”(蛇身或豆子),至于是蛇身还是豆子,可以通过记录的豆子位置来判断。事实上,另外一种比较简单的实现办法是将显存改为600b,用0/1/2三种状态来判断没有元素/蛇身豆子,但是这样的操作浪费了一倍的资源,同时在判断是否吃到豆子时并没有能够简化逻辑,因此不是一个很好的解决方案。
VIP VIP