首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > CPLD和FPGA中双向总线应该如何实现详细方法说明

CPLD和FPGA中双向总线应该如何实现详细方法说明

  • 资源大小:0.17 MB
  • 上传时间:2021-08-10
  • 下载次数:0次
  • 浏览次数:47次
  • 资源积分:1积分
  • 标      签: Host cpld fpga

资 源 简 介

对于CPLD/FPGA初学者而言,如何实现双向信号往往是个难题。duoduo 当年初接触CPLD/FPGA的时候也为这个问题头疼过。让我们透过下面这个简单的例子看看CPLD/FPGA设计中如何实现双向信号。   假设HOST通过CPL.D/FPGA读写外设(比如MCU通过CPLD/FPGA读写一块memory的情况),为了简化问题的说明,假设HOST端只有写信号hwr_,读信号hrd_和双向8位数据总线hd;外设端相应有写信号swr,,读信号srd_ 和双向8位数据总线sd。CPLD/FPGA 对所有信号只作一个通路的作用,即对HOST和外设来讲,它们都认为自己是直接连接到了对方,而不知道CPLD/FPGA的存在(显然实际电路中这样做可能并没有什么用处,但是这个例子只是用来说明双向信号的用法)。
VIP VIP