首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > 视频压缩原理与基于FPGA的H264视频编码器设计

视频压缩原理与基于FPGA的H264视频编码器设计

  • 资源大小:1 MB
  • 上传时间:2021-08-02
  • 下载次数:0次
  • 浏览次数:42次
  • 资源积分:1积分
  • 标      签: 视频编码器 fpga

资 源 简 介

视频压缩原理   未经压缩的数字视频数据量非常大,一般不适合于直接存储和传输。例如:对于 CCIR-601 格式的视频数据,当帧频为 25FPS,每采样点用 8 比特表示,色差格式为 4:2:2 时,每秒数据量为 720&TImes;576&TImes;25&TImes;2&TImes;8=165.9Mbit/s,如果直接在容量为 4.7GB 的 DVD 格式光盘中保存,则只能保存不到 4 分钟的内容。对于高清晰度数字电视(ITU-R709)每秒数据量更高达 1Gbits/s,利用 MPEG-2 压缩后,尚需20Mbit/s。而地面广播系统的传输带宽仅有 6~8M,因此对于存储和传输,数字视频都必须经过极大的压缩才能具有实用意义。   视频压缩的核心思想就是消除相关信息。通过减少视频序列间的相关性,降低视频内容中的冗余,用较少的比特数来表示视频内容,从而实现对视频的压缩。视频序列中的冗余主要有以下几个方面。
VIP VIP