首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > FPGA配置电路的主模式和从模式与JTAG模式的详细说明

FPGA配置电路的主模式和从模式与JTAG模式的详细说明

  • 资源大小:0.20 MB
  • 上传时间:2021-07-29
  • 下载次数:0次
  • 浏览次数:64次
  • 资源积分:1积分
  • 标      签: JTAG fpga dsp

资 源 简 介

我们知道,FPGA是易失性的。硬件配置,即把HDL代码下载到FPGA芯片中,才能进行下一步的调试。FPGA的配置过程:初始化→清空配置存储器→加载配置数据→CRC错误检查→START-UP配置电路分类(根据FPGA芯片能否主动加载配置数据):FPGA配置方式灵活多样,根据芯片是否能够自己主动加载配置数据分为主模式、从模式以及JTAG模式。XilinxFPGA的常用配置模式有5类:主串模式、从串模式、SelectMAP模式、Desktop配置和直接SPI配置。(1)主模式典型的主模式都是加载片外非易失(断电不丢数据)性存储器中的配置比特流,配置所需的时钟信号(称为CCLK)由FPGA内部产生,且FPGA控制整个配置过程。在主模式下,FPGA上电后,自动将配置数据从相应的外存储器读入到SRAM中,实现内部结构映射;主模式根据比特流的位宽又可以分为:串行模式(单比特流)和并行模式(字节宽度比特流)两大类。如:主串行模式、主SPIFlash串行模式、内部主SPIFlash串行模式、主BPI并行模式以及主并行模式(2)从模式从模式需要外部的主智能终端(如处理器、微控制器或者DSP等)将数据下载到FPGA中,其最大的优点就是FPGA的配置数据可以放在系统的任何存储部位,包括:Flash、硬盘、网络,甚至在其余处理器的运行代码中。在从模式下,FPGA作为从属器件,由相应的控制电路或微处理器提供配置所需的时序,实现配置数据的下载。从模式也根据比特流的位宽不同分为串、并模式两类,具体包括:从串行模式、JTAG模式和从并行模式三大类。
VIP VIP