首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > 基于FPGA的高速多路数据采集系统的设计方案详细资料说明

基于FPGA的高速多路数据采集系统的设计方案详细资料说明

  • 资源大小:0.32 MB
  • 上传时间:2021-07-25
  • 下载次数:0次
  • 浏览次数:33次
  • 资源积分:1积分
  • 标      签: 数据处理 数据采集 fpga

资 源 简 介

介绍了一种基于FPGA的高速多路数据采集系统的设计方案,描述了系统的主要组成及FPGA的实现方法,并用v∞L语言设计的状态杌在Qmr啮Ⅱ开发软件中进行仿真。该系统在通用数据采集系统的基础上,增加数据编码模块,将多路数据组合为一路进行存储;采用批处理数据方式,减少数据编码次数。加快数据处理速度。实验表明,能够实时存储多路数据,效果良好。   存储模块是整个采集系统的核心部分,设计时要根据存储容量要求选择合适的存储介质、存储芯片。还要从可靠性角度出发,设计一些保护电路。方案上力求简单可靠,以满足功能要求为目的。
VIP VIP