首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > 如何使用FPGA实现并行数字相关器

如何使用FPGA实现并行数字相关器

  • 资源大小:0.31 MB
  • 上传时间:2021-07-20
  • 下载次数:0次
  • 浏览次数:35次
  • 资源积分:1积分
  • 标      签: 通信系统 gps fpga

资 源 简 介

扩频码的相关解扩是扩频通信接收机的关键技术之一,主要介绍了数字相关器在全球定位系统(GPS)信号捕获中的应用,并进行了FPGA实现。在设计中,采用了16路并行相关运算的方式加快相关解扩运算速度。在GPS信号时域捕获的理论推导基础上,给出了数字下变频电路结构,分析了载波NcO的频率精度,详细讨论了扩频码相关解扩单元阵列的计算方法和电路结构与参数。最后,通过ModclSim算法仿真和XilinxVirtex一5LX220FPGA测试,取得了较好的捕获效果。扩频通信系统,即扩展频谱通信系统,其基本特点是传输信息所用信号带宽远大于信息本身带宽。直接序列扩频通信是扩频通信的主要方式,其原理是直接用具有高码速率的扩频码序列在发射端扩展信号的频谱,然后在接收端用相同的扩频码序列进行解扩,把展宽的扩频信号还原成原始信号。GPS卫星发射信号使用了直接序列扩频技术,在GPS接收机需要对扩频信号进行相关解扩。这里首先介绍GPS扩频码和中频信号的数字下变频,然后就扩频码相关解扩计算的FPGA实现进行详细讨论。
VIP VIP