首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > Proe教程 > Verilog语言数字系统设计教程的详细资料免费下载

Verilog语言数字系统设计教程的详细资料免费下载

  • 资源大小:3.10 MB
  • 上传时间:2021-12-28
  • 下载次数:0次
  • 浏览次数:68次
  • 资源积分:1积分
  • 标      签: CAD HDL Verilog

资 源 简 介

Verilog HDL入门   第1章Verilog复杂数字设计综述   1.1 数字电子系统CAD技术的发展   三个阶段:   (1)20世纪60年代—80年代初期   CAD (Computer Aided Design)阶段   (2)20世纪80年代初期—90年代初期   CAE(Computer Aided Engineering)阶段   (3)20世纪90年代以来   EDA(Electronic Design Automation )阶段   数字系统EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言(Hardware DescripTIon Language )完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。   EDA技术的出现,提高了电路设计效率和可行性,减轻了设计者劳动强度。20世纪90年代以来,在设计方法、工具等方面进行了彻底的变革,取得了巨大成功。   可编程逻辑器件(如CPLD、FPGA)的应用已得到普及。这些器件可以通过软件编程而对其硬件结构和工作方式进行重构,从而使得硬件的设计可以如同软件设计那样方便快捷。   1.2 硬件描述语言Verilog HDL   1.2.1 什么是Verilog HDL   Verilog HDL 是硬件描述语言的一种,它是目前应用最广泛的硬件描述语言之一,用于数字系统的设计。设计者用它进行数字逻辑系统的仿真模拟、时序分析、逻辑综合。
VIP VIP