首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > Xilinx 7系列中SERDES的应用概述

Xilinx 7系列中SERDES的应用概述

  • 资源大小:0.04 MB
  • 上传时间:2021-11-08
  • 下载次数:0次
  • 浏览次数:47次
  • 资源积分:1积分
  • 标      签: 串行通信 Xilinx fpga

资 源 简 介

SERDES是英文SERializer(串行器)/DESerializer(解串器)的简称。它是一种主流的时分多路复用(TDM)、点对点(P2P)的串行通信技术。即在发送端多路低速并行信号被转换成高速串行信号,经过传输媒体(光缆或铜线),最后在接收端高速串行信号重新转换成低速并行信号。这种点对点的串行通信技术充分利用传输媒体的信道容量,减少所需的传输信道和器件引脚数目,提升信号的传输速度,从而大大降低通信成本。xilinx7系列通过原语调用serdes接口,就可以实现串并(并串)转化的应用。平台:AT7XilinxUSB3.0+LVDS+FPGA开发板语言:SystemVerilog功能:20M时钟产生8位的数据经serdes串化,由一对LVDS输出,再由另一对LVDS接收,经serdes解串恢复8bit的数据。这里,在特权的LVDS测试例程上简化,只用调用原语serdes验证数据的传输(说实话,特权同学的例程代码,确实有点凌乱,前后看了两天。可能是对这些其中用到的原语不熟吧)
VIP VIP