首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > 如何使用FPGA进行幅值可调信号发生器的设计

如何使用FPGA进行幅值可调信号发生器的设计

  • 资源大小:0.49 MB
  • 上传时间:2021-10-29
  • 下载次数:0次
  • 浏览次数:39次
  • 资源积分:1积分
  • 标      签: DDS 发生器 fpga

资 源 简 介

针对信号发生器对输出频率精度高和幅值可调的要求,采用直接数字频率合成(DDS)技术,提出一种基于FPGA的幅值、频率均可调的、高分辨率、高稳定度的信号发生器设计方案。采用AT89S52单片机为控制器,控制FPGA产生波形的数字信号,结合双数模(D/A)转换器及低通滤波器,最终实现输出信号幅值O一5 V可调。分辨率为l0bits;频率范围l Hz~10 MHz可调,最小分辩率为1 Hz;频率稳定度优于104。信号参数可通过键盘进行设置,并在LCD上输出。由于FPGA的可编程性。易于对系统进行升级和优化。
VIP VIP