首页| 行业标准| 论文文档| 电子资料| 图纸模型
购买积分 购买会员 激活码充值

您现在的位置是:团子下载站 > 其他 > Reference Design Optimizing FPGA Utilization and Data Throughput for Very High Channel Count Automat

Reference Design Optimizing FPGA Utilization and Data Throughput for Very High Channel Count Automat

  • 资源大小:6.63 MB
  • 上传时间:2021-10-24
  • 下载次数:0次
  • 浏览次数:56次
  • 资源积分:1积分
  • 标      签: fpga

资 源 简 介

泰德- 01051参考设计用来展示优化通道密度、集成、功耗、时钟分布和信号链的性能非常高的通道数等数据采集(采集)系统自动测试设备中使用的那些(吃)。 使用序列化器,如TI的DS90C383B,结合许多同时采样ADC输出成几个LVDS行可以显著降低针主机FPGA必须处理的数量。 因此,单个FPGA可以处理显著增加数量的采集渠道和董事会路由复杂度大大降低。   FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
VIP VIP